丁信文Hsin-Wen Ting - 電子組
英文名字: | Hsin-Wen Ting |
分 機: | 15607 |
電子郵件: | hwting@nkust.edu.tw |
學 歷: | 國立成功大學電機博士(2008) |
專 長: | 積體電路設計與電子電路系統應用 |
中文姓名:丁信文
英文姓名:Hsin-Wen Ting
職稱:教授
經歷:
國立高雄科技大學電子工程系教授(2018/02~)
國立高雄應用科技大學電子工程系副教授(2013/02~2018/01)
國立高雄應用科技大學學生事務處課外活動組組長(2013/08~2015/07)
國立高雄應用科技大學電子工程系助理教授(2009/08~2013/01)
國立勤益科技大學電子工程系兼任講師(2005/09~2006/02)
學歷:
國立成功大學電機博士(2008)
國立成功大學電機碩士(2004)
國立成功大學電機學士(2002)
研究興趣:
1.積體電路設計
2.電子電路系統應用
近年研究計畫:
A.科技部:
[1]微控制器為基礎之類比電路效能評估與智慧應用之探討,110-2221-E-992 -095 -,主持人,2021/08/01~2022/07/31。
[2]電路佈局策略與規格測試之討論與印刷電路板檢測及整合智慧應用之探討,109-2221-E-992-082,主持人,2020/08/01~2021/07/31。
[3]類比電路可測試性技術開發及其延伸應用之探討,108-2221-E-992-078-,主持人,2019/08/01~2020/07/31。
[4]類比積體電路可測試性設計技術開發與應用,106-2221-E-151-050-MY2,主持人,2017/08/01~2019/07/31。
[5]基於FPGA實現之改良型閾值計算電路,106-2813-C-151-018-E,科技部大專學生研究計畫指導老師,2017/07/01~2018/02/28。
[6]多熱點偵測之溫度感應系統與延伸之可測試性技術(II),MOST-105-2221-E-151-064 -,主持人,2016/08/01~2017/08/31。
[7]利用電路轉換技術實現多重信號回復電路,MOST-105-2221-E-151-066-,共同主持人,2016/08/01~2017/10/31。
[8]高速串列鏈路晶片上訊號品質測試技術之研究,MOST-105-2221-E-151-002-,共同主持人,2016/08/01~2017/09/30。
[9]多熱點偵測之溫度感應系統與延伸之可測試性技術(I),MOST-104-2221-E-151-035 -,主持人,2015/08/01~2016/07/31。
[10]考量積體電路分析方法與測試應用之佈局品質提升技術(I),MOST-103-2221-E-151-058 -,主持人,2014/08/01~2015/08/31。
[11]高準確度符號分析技術之開發,MOST-103-2221-E-151-060-,共同主持人,2014/08/01~2015/10/31。
[12]整合佈局優化與晶片溫度效應之類比積體電路可測試性導向設計研究(II),NSC-102-2221-E-151-055-,主持人,2013/08/01~2014/07/31。
[13]整合佈局優化與晶片溫度效應之類比積體電路可測試性導向設計研究(I),NSC-101-2221-E-151-073-,主持人,2012/08/01~2013/08/31。
[14]應用於全差動電路的符號分析之研究,NSC-101-2221-E-151-074-,共同主持人,2012/08/01~2013/10/31。
[15]高效能之電路符號節點分析法,NSC-100-2221-E-151-065-,共同主持人,2011/08/01~2012/10/31。
[16]應用於心電圖模組中類比與混合信號電路之開發(I),NSC-99-2221-E-151-064-,主持人,2010/08/01~2011/07/31。
[17]類比數位轉換器測試理論與方法之開發,NSC-98-2218-E-151-006-,主持人,2009/10/01~2011/01/31。
B.教學實踐計畫:
[1]暫存器轉移階層設計範例融入數位邏輯課程學習之研究,PSK1134895,主持人,2024/08/01~2025/07/31。
C.產學計畫:
[1]消除中高頻音頻雜訊之濾波功能電路實現-太河專業音響有限公司,主持人,2017/08/01~2018/01/31。
[2]觸控應用之類比-數位轉換電路實現-鈞映股份有限公司,主持人,2011/03/01-2011/03/31。
[3]光二極體掃描架構之濾波功能電路實現計畫-響玖股份有限公司,主持人,2010/11/01-2010/12/31。
[4]產學合作校外實習輔導:
(1).奕力科技(2016/07/01~2016/08/31)。
(2).台灣松下電器(2016/07/01~2016/07/31)。
(3).奇景光電(2011/07~2011/09,2015/07~2015/09,2016/07/01~2016/08/31,2017/07/03~2016/08/31)。
(4).京元電子(2010/07~2012/07,2017/07~2019/06)。
(5).財團法人國家實驗研究院-國家晶片系統設計中心(2018/07~2018/08)。
(6).日月光(2021/07~2022/06)。
(7).聯發科技(2021/07~迄今)。
D.校內專題研究計畫:
[1]一種應用於電流引導式數位類比轉換器之線性度內建自我測試電路,2010/06/11-2010/11/31,KUAS-99-WD-001。
近年著作:
A. 期刊論文(Journal/Transaction):
[1] Hsin-Wen Ting* and Jia-Hao Li, “A performance evaluation method suitable for characterizing wide types of analog filters,” J. Chin. Inst. Eng., vol. 44, pp. 138–148, Mar. 2021. (SCI, EI)
[2] Hsin-Wen Ting* and Chi-Yuan Chen, “A VLSI on-chip analog high-order low-pass filter performance evaluation strategy,” IEEE Trans. Instrum. Meas., vol. 67, pp. 621–633, Mar. 2018. (SCI, EI)
[3] Yen-Long Lee, Yu-Po Cheng, Soon-Jyh Chang, and Hsin-Wen Ting, “A fast and jitter-modulation free jitter tolerance estimation technique for bang-bang CDRs,” IEEE Des. Test., vol. 35, pp. 63–73, Feb. 2018. (SCI, EI)
[4] Hsin-Wen Ting*, Chun-Tse Cheng, and Jyun-Tai Kao, “A design and its practical application to the pseudo two-step successive-approximation register analog-to-digital converter with the active charge transfer technique,” J. Chin. Inst. Eng., vol. 40, pp. 514–524, Sept. 2017. (SCI, EI)
[5] I-Jen Chao, Bin-Da Liu, Soon-Jyh Chang, Chun-Yueh Huang, and Hsin-Wen Ting, “Analyses of splitable amplifier technique and cancellation of memory effect for opamp sharing,” IEEE Trans. Very Large Scale Integr. Syst., vol. 25, pp. 621–634, Feb. 2017. (SCI, EI)
[6] Chun-Po Huang, Hsin-Wen Ting, and Soon-Jyh Chang, “Analysis of non-ideal behaviors based on INL/DNL plots for SAR ADCs,” IEEE Trans. Instrum. Meas., vol. 65, pp. 1804–1817, Aug. 2016. (SCI, EI)
[7] Hsin-Wen Ting*, “A digital testing strategy for characterizing an analog circuit block,” IEEE Trans. Instrum. Meas., vol. 65, pp. 1374–1384, June 2016. (SCI, EI)
[8] An-Sheng Chao, Cheng-Wu Lin, Hsin.-Wen. Ting, and Soon-Jyh Chang, “A capacitance-ratio quantification design for linearity test in differential top-plate sampling sar ADCS,” Int. J. Circuit Theory Appl., vol. 43, pp. 1333–1350, Oct. 2015. (SCI, EI)
[9] Hsin-Wen Ting* and Yu-Cheng Lin, “A simple voltage-to-frequency converter with modulated duty cycle,” J. Chin. Inst. Eng., vol. 38, pp. 109–119, Jan. 2015. (SCI, EI)
[10] An-Sheng Chao, Cheng-Wu Lin, Hsin-Wen Ting, and Soon-Jyh Chang, “A low-cost stimulus design for linearity test in SAR ADCs,” IEICE Trans. Electron., vol. 97-C, pp. 538–545, June 2014. (SCI, EI)
[11]Hsin-Wen Ting* and Chi-Ming Hsu, “An overkill detection and disposal suggestion system for improving semiconductor testing,” Int’l J. of Electrical Engineering, vol. 20, pp. 179–187, Oct. 2013. (EI)
[12] I-Jen Chao, Chung-Lun Hsu, Bin-Da Liu, Soon-Jyh Chang, Chun-Yueh Huang, and Hsin-Wen Ting, “A third-order low-distortion delta-sigma modulator with opamp sharing and relaxed feedback path timing,” IEICE Trans. Electron., vol. 95-C, pp. 1799–1809, Nov. 2012. (SCI, EI)
[13] Hsin-Wen Ting*, “Digital-compatible testing scheme for operational amplifier,” J. Electron. Test.: Theory Appl., vol. 28, pp. 267–277, June 2012. (SCI, EI)
[14] Ren-Li Chen, Hsin-Wen Ting, and Soon-Jyh Chang, “Six-bit 2.7-GS/s 5.4-mW Nyquist complementary metal-oxide semiconductor digital-to-analogue converter for ultra-wideband transceivers,” IET Circ. Device. Syst., vol. 6, pp. 95–102, Apr. 2012. (SCI, EI)
[15] Hsin-Wen Ting*, “Improvement of stop-band attenuation for the sallen-key low-pass filter,” Int’l J. of Electrical Engineering, vol. 18, pp. 255–263, Dec. 2011. (EI)
[16] Jin-Fu Lin and Hsin-Wen Ting*, “Digital design-for-diagnosis method for error identification of Pipelined ADCs,” J. Electron. Test.: Theory Appl., vol. 27, pp. 697–709, Dec. 2011. (SCI, EI)
[17] Jin-Fu Lin, Soon-Jyh Chang, Te-Chieh Kung, Hsin-Wen Ting, and Chih-Hao Huang, “Transition-code based linearity test method for pipelined ADCs with digital error correction,” IEEE Trans. VLSI Syst., vol. 19, pp. 2158–2169, Dec. 2011. (SCI, EI)
[18] Hsin-Wen Ting*, “An output response analyzer circuit for ADC built-in self-test,” J. Electron. Test.: Theory Appl., vol. 27, pp. 455–464, Aug. 2011. (SCI, EI)
[19] Hsieh-Wei Lee, King-Chu Hung, Bin-Da Liu, Sheau-Fang Lei, and Hsin-Wen Ting, ”Realization of high octave decomposition for breast cancer feature extraction on ultrasound images,” IEEE Trans. Circuit Syst. I, vol. 58, pp. 1287–1299, June 2011. (SCI, EI)
[20] Hsin-Wen Ting*, Soon-Jyh Chang, and Su-Ling Huang, “A design of linearity built-in self-test for current-steering DAC,” J. Electron. Test.: Theory Appl., vol. 27, pp. 85–94, Feb. 2011. (SCI, EI)
[21] Hsin-Wen Ting*, Bin-Da Liu, and Soon-Jyh Chang, “Histogram based testing method for estimating A/D converter performance,” IEEE Trans. Instrum. Meas., vol. 57, pp. 420–427, Feb. 2008. (SCI, EI)
[22] Hsin-Wen Ting *, Cheng-Wu Lin, Bin-Da Liu, and Soon-Jyh Chang, “Oscillator-based reconfigurable sinusoidal signal generator for ADC BIST,” J. Electron. Test.: Theory Appl., vol. 23, pp.549–558, Dec. 2007. (SCI, EI)
B. 研討會論文(Conference):
[1]吳孟儒、丁信文 (2020年11月)。一種低成本醫療諮詢候診叫號系統。2020 Conference on Photonics and Communications 2020光電與通訊工程應用研討會。
[2]鄧曼翎、丁信文 (2020年6月)。一種32位元中央處理器之設計與探討。2020 18th Conference on Microelectronics Technology and Applications 第十八屆微電子技術發展與應用研討會 (193–196)。
[3]Hsin-Wen Ting and Chi-Yuan Chen, “Analysis and Discussion of an Analog High-Order Low-Pass Filter Performance Evaluation,” in Proc. 30th VLSI Design/CAD Workshop, Aug. 2019.
[4]李家豪、丁信文 (2019年5月)。全差動運算放大器之電路應用。2019 17th Conference on Microelectronics Technology and Applications 第十七屆微電子技術發展與應用研討會 (61–63)。
[5]黃騰毅、丁信文 (2019年5月)。五級32位元管線式中央處理器之設計。2019 17th Conference on Microelectronics Technology and Applications 第十七屆微電子技術發展與應用研討會 (57–58)。
[6]Hsin-Wen Ting and Zi-Tao Wu, “Discussion of a performance estimation strategy for analog filter,” in Proc. 29th VLSI Design/CAD Workshop, Aug. 2018.
[7]Hsin-Wen Ting, “Discussions of an analog low-pass filter evaluation strategy,” in Proc. VLSI Test Technology Workshop, July 2018.
[8]Hsin-Wen Ting, Zi-Tao Wu, Jian-Zhou Yan, and Hsin-Ying Wu, “A segmented resistor-string DAC based stimulus generator for ADC linearity testing,” in Proc. IEEE Int Symp. Next-Generation Electron., May 2018, pp. 1–4.
[9]Chi-Hsien Wu, Jau-Ji Jou, Hsin-Wen Ting, Shao-I Chu, and Bing-Hong Liu “Multi-channel multi-gigabit PRBS generator with a built-in clock in 0.18-μm CMOS technology,” in IEEE Int. SoC Design Conf., Nov. 2017.
[10]Hsin-Wen Ting, Jian-Zhou Yan, Hsin-Ying Wu, Zi-Tao Wu, “A resistor-string digital-to-analog converter based waveform generator,” in Proc. VLSI Test Technology Workshop, July 2017.
[11]Hsin-Ying Wu and Hsin-Wen Ting, “Investigation of 4th-order Butterworth low pass filter circuit to filter heartbeat noises,” in Conf. on Innovation and Technology in Electronics, signal and Communication, May 2017.
[12]Wei-Chih Hsieh and Hsin-Wen Ting, “An example of the design and simulation of the MIPS CPU,” in Conf. on Innovation and Technology in Electronics, signal and Communication, May 2017.
[13]Ngoc-Tu Nguyen, Bing-Hong Liu and Hsin-Wen Ting, “Power grids vulnerability assessment under cascading failures,” in Int. Congress on Eng. and Inform., May 2017.
[14]Hsin-Wen Ting, Chi-Yuan Chen, and Hsiu-An Liu, “A Layout Strategy for Reducing the Random Error of Analog Circuit Blocks,” in IEEE Conf. Green Technology and Sustainable Development, Nov. 2016, pp. 24–27.
[15]Hsin-Wen Ting, “An area allocation strategy based on correlation between components and performance of analog circuit blocks,” in Proc. VLSI Test Technology Workshop, July 2016.
[16]Hsiu-An Liu and Hsin-Wen Ting, “A fast transient low dropout voltage linear regulator design under any ESR of load capacitor,” in Conference on Microelectronics Technology & Applications, May 2016, pp. 95–96.
[17]Chi-Yuan Chen and Hsin-Wen Ting, “Low pass filter design for biomedical applications,” in Conference on Microelectronics Technology & Applications, May 2016, pp.91–93.
[18]Hsin-Wen Ting and I-Ying Wu, “Analysis and design of an 8-bit 100MS/s pipelined analog-to-digital converter,” in Conference on Microelectronics Technology & Applications, May 2015, pp. 97–98.
[19]Kang-Hui Peng, Jau-Ji Jou, Tien-Tsorng Shih, Jian-Chiun Liou, and Hsin-Wen Ting, “Design of 10-Gb/s 4-level pulse amplitude modulation vertical cavity surface emitting laser diode driver in 0.18-μm CMOS Technology,” in National Symposium on Telecommunications, Nov. 2015.
[20]Hsin-Wen Ting and Wei-Chang Tai, “Design and analysis of low dropout regulator,” in Proceedings of Electronic Technology Symposium, May 2014, pp. 261–264.
[21]Hsin-Wen Ting and Jing-Wein Wang, Yu-Chieh Cho, “A simple CPU with the Capability to Compute Trigonometric Function,” in Proceedings of Electronic Technology Symposium, May 2014, pp. 265–268.
[22]Hsin-Wen Ting and Hsiang-Hao Lee, “Design of a switched-capacitor band-pass filter for low frequency application,” in Proceedings of Conference on Microelectronics Technology and Applications, May 2014, pp. 83–84.
[23]Hsin-Wen Ting and Hung-Yeh Yang, “Realization and discussion of carbon monoxide, temperature, and humidity sensor siren,” in Proceedings of Conference on innovation and technology in Electronics, signal and communication, May 2014, pp. 92.
[24]Hsin-Wen Ting, “A simple testing structure for analog circuits,” in Proc. Inform. Security Intell. Contr., Aug. 2012, pp. 27–30.
[25]Hsin-Wen Tingand Chi-Ming Hsu, “An overkill detection system for improving the testing quality of semiconductor,” in Proc. Inform. Security Intell. Contr., Aug. 2012, pp.31–34.
[26]Hsin-Wen Ting and Cing-Wen Yang, “An infrastructure for analog circuits testing,” in Proc. IEEE Int. Mixed-Signals, Sensors, and Syst. Test Workshop, May 2012, pp. 108–112. (EI)
[27]An-Sheng Chao, Soon-Jyh Chang, and Hsin-Wen Ting, “A SAR ADC BIST for simplified linearity test,” in Proc. IEEE Int SOC Conf., Sep. 2011, pp. 146–149. (EI)
[28]I-Jen Chao, Wei-Chih Chen, Chia-Ming Kuo, Bin-Da Liu, Hsin-Wen Ting, Soon-Jyh Chang, and Chun-Yueh Huang, “A low-distortion relaxed-DEM-timing delta-sigma modulator without extra adder in the quantizer input,” in Proc. 22th VLSI Design/CAD Workshop, Aug. 2011, pp. 480–483.
[29]Hsin-Wen Ting and Hung-Yu Wang, “Improvement of stop-band attenuation for the Sallen-Key low-lass filter,” in Proc. IEEE Int Symp. Next-Generation Electron., Nov. 2010, pp 158–161. (EI)
[30]Ren-Li Chen, Soon-Jyh Chang, and Hsin-Wen Ting, “A low-cost low-power current-steering DAC for UWB transceivers,” in Proc. 21th VLSI Design/CAD Workshop, Aug. 2010, pp. 355–358.
[31]Hsin-Wen Ting, I-Jen Chao, Yu-Chang Lien, Soon-Jyh Chang, and Bin-Da Liu, “A low-cost output response analyzer circuit for ADC BIST,” in Proc. IEEE Testing and Diagnosis. Conf., Apr. 2009, pp. 1–4. (EI)
[32]Hsin-Wen Ting, Bin-Da Liu, and Soon-Jyh Chang, “Histogram based testing strategy for ADC,” in Proc. IEEE Asian Test Symp., Nov. 2006, pp. 51–54. (EI)
[33]Ruei-Jhe Tsai, Hsin-Wen Ting, Chi-Sheng Lin, and Bin-Da Liu, “A CAM/WTA-based high speed and low power longest prefix matching circuit design,” in Proc. IEEE Asia-Pacific Conf. Circuits and Syst., Dec. 2006, pp. 427–430. (EI)
[34]Ruei-Jhe Tsai, Hsin-Wen Ting, Chi-Sheng Lin, and Bin-Da Liu, “A CAM/WTA-based high speed and low power longest prefix matching circuit design,” in Proc. 17th VLSI Design/CAD Workshop, Aug. 2006, pp. 274–277v
[35]Hsin-Wen Ting, Cheng-Wu Lin, Bin-Da Liu, and Soon-Jyh Chang, “Reconstructive oscillator based sinusoidal signal generator for ADC BIST,” in Proc. IEEE Asian Solid-State Circuits. Conf., Nov. 2005, pp. 65–68. (EI)
[36]Hsin-Wen Ting, Bin-Da Liu, and Soon-Jyh Chang, “A reconfigurable sinusoidal signal generator for analog-to-digital converter built-in self-test,” in Proc. 16th VLSI Design/CAD Workshop, Aug. 2005.
[37]Hsin-Wen Ting, Bin-Da Liu, and Soon-Jyh Chang, “A time domain built-in self-test methodology for SNDR and ENOB tests of analog-to-digital converters,” in Proc. IEEE Asian Test Symp., Nov. 2004, pp. 52–57. (EI)
[38]Hsin-Wen Ting, Bin-Da Liu, and Soon-Jyh Chang, “An on-chip concurrent high frequency analog and digital sinusoidal signal generator,” in Proc. IEEE Asia-Pacific Conf. Circuits and Syst., Dec. 2004, pp. 173–176. (EI)
專利資料:
[1]劉濱達,丁信文,張順志:「以直方圖為基礎之類比數位轉換器測試方法」中華民國發明專利第I311866號(專利權期間:2009年7月1日至2026年3月19日) ”Testing Method for Analog-to-Digital Converter,” ROC Patent, Patent Number: I311866, (Period: July.1, 2009 – Mar 19, 2026.)
榮譽及獎勵:
[1]指導專題學生參加教育部112學年度(2024)大學校院積體電路設計競賽大學標準元件組佳作一隊Award of Merit, Cell-Based Digital Circuit Design, National IC Contest, Taiwan, 2023
[2]指導專題學生參加112學年度(2023)電子工程系畢業生實務競賽,獲得電子通訊組第二名(作品名稱:8位元每秒取樣一億次之管線是類比數位轉換器)、綜合組第三名(作品名稱:用FPGA做3乘3乘3魔術方塊遊戲)、電子通訊組佳作二隊。
[3]指導專題學生參加教育部111學年度(2023)大學校院積體電路設計競賽大學標準元件組設計完成證明完成獎一隊Proof of compliance, Cell-Based Digital Circuit Design, National IC Contest, Taiwan, 2023
[4]指導專題學生參加2022年教育部110學年度大學校院積體電路設計競賽大學部全客戶設計組獲得佳作一隊Award of Merit, Full-Custom Circuits Design, National IC Contest, Taiwan, 2022
[5]國立高雄科技大學111年度獎勵特殊優秀研究人才傑出獎。
[6]2022年奇景盃積體電路佈局競賽獲得競賽完成獎一隊。
[7]指導專題學生參加111學年度(2022)電子工程系畢業生實務競賽,獲得電子組第三名(作品名稱:對於影像顯示控制的一種探討)一隊。
[8]國立高雄科技大學110年度獎勵特殊優秀研究人才優良獎。
[9]指導專題學生參加110學年度(2021)電子工程系畢業生實務競賽,獲得電子組第一名(作品名稱:具有共模回授之全差動雙級運算放大器設計)、電子組第三名(作品名稱:智慧數位電子密碼鎖)、電子組佳作二隊。
[10]指導專題學生參加2021年教育部109學年度大學校院積體電路設計競賽大學部全客戶設計組獲得設計完成獎一隊與設計完成證明一隊與Award of Merit, Full-Custom Circuits Design, National IC Contest, Taiwan, 2021
[11]指導專題學生參加2021年奇景盃積體電路佈局競賽獲得入圍決賽證明Himax IC Layout Award, 2021
[12]國立高雄科技大學109年度獎勵特殊優秀研究人才傑出獎。
[13]指導專題學生參加109學年度(2020)電子工程系畢業生實務競賽,獲得綜合組第一名(作品名稱:時脈門控與功率之探討,與謝慶發老師共同指導)、電子組佳作三隊。
[14]指導專題學生參加2020年教育部108學年度大學校院積體電路設計競賽大學標準元件數位電路設計組獲得完成證明Proof of compliance, Standard Cell Digital Circuits Design, National IC Contest, Taiwan, 2020
[15]指導專題學生參加2020年台積電前瞻佈局大賽獲得佳作一隊與決賽完賽證明一隊IC Layout Contest, 2020
[16]指導專題學生參加108學年度(2019)電子工程系畢業專題比賽,獲得綜合組第一名(作品名稱:5空汙監控智慧系統)、電子組第三名(作品名稱:應用於Audio Frequency之8Bits C2C-DAC)、佳作四隊。
[17]國立高雄科技大學108年度獎勵特殊優秀研究人才優良研究獎。
[18]國立高雄科技大學107年度獎勵特殊優秀研究人才優良研究獎。
[19]指導專題學生參加2019年教育部107學年度大學校院積體電路設計競賽大學部全客戶設計組獲得設計完成獎Award of Merit, Full-Custom Circuits Design, National IC Contest, Taiwan, 2019
[20]指導專題學生參加2019年奇景盃積體電路佈局競賽獲得佳作二隊Himax IC Layout Award, 2019
[21]國立高雄科技大學電資學院(建工校區)高教深耕特色計畫評比優等(2018)。
[22]指導專題學生參加107學年度(2018)電子工程系畢業專題比賽,作品名稱:A rail to rail input/output OP amplifier,獲得第三名。
[23]指導專題學生參加107學年度(2018)電子工程系畢業專題比賽,獲得佳作三隊。
[24]指導專題學生參加2018年教育部106學年度大學校院積體電路設計競賽大學部全客戶設計組獲得優等一隊與佳作一隊Award of Merit, Full-Custom Circuits Design, National IC Contest, Ministry of Education, Taiwan, 2018
[25]指導專題學生參加2018年奇景盃積體電路佈局競賽獲得佳作五隊Himax IC Layout Award, 2018
[26]Best Paper Award, IEEE International Symposium on Next-Generation Electronics (ISNE 2018)
[27]國立高雄科技大學106學年度電子工程系教學優良教師。
[28]指導專題學生參加2017年教育部105學年度大學校院積體電路設計競賽大學部全客戶設計組獲得優等二隊與佳作三隊Award of Merit, Full-Custom Circuits Design, National IC Contest, Ministry of Education, Taiwan, 2017
[29]指導專題學生參加2017年奇景盃積體電路佈局競賽獲得最佳團隊獎Himax IC Layout Award, 2017
[30]指導專題學生參加2017年奇景盃積體電路佈局競賽獲得佳作四隊Himax IC Layout Award, 2017
[31]指導專題學生參加106學年度(2017)電子工程系畢業專題比賽,作品名稱:智慧型冰箱之人工智慧暨IOT對冰箱電能消耗之控管之影響,獲得第三名。
[32]指導專題學生參加106學年度(2017)電子工程系畢業專題比賽,獲得佳作二隊。
[33]Innovative Concept Award, International Conference on Green Technology and Sustainable Development (GTSD 2016)
[34]指導專題學生參加2016年教育部104學年度大學校院積體電路設計競賽大學部全客戶設計組獲得特優一隊、優等一隊與設計完成獎四隊Award of Merit, Full-Custom Circuits Design, National IC Contest, Ministry of Education, Taiwan, 2016
[35]指導專題學生參加2016年奇景盃積體電路佈局競賽獲得優等一隊、佳作一隊與競賽完成獎四隊Himax IC Layout Award, 2016
[36]指導專題學生參加105學年度(2016)電子工程系畢業專題比賽獲得佳作九隊
[37]指導專題學生參加2015年教育部103學年度大學校院積體電路設計競賽大學部全客戶設計組獲得佳作二隊與設計完成獎三隊Award of Merit, Full-Custom Circuits Design, National IC Contest, Ministry of Education, Taiwan, 2015
[38]指導專題學生參加2015年奇景盃積體電路佈局競賽獲得佳作三隊與競賽完成獎九隊Himax IC Layout Award, 2015
[39]指導專題學生參加104學年度(2015)電子工程系畢業專題比賽,作品名稱:改善晶片系統中低壓差線性穩壓器的Q工作點,獲得第二名
[40]指導專題學生參加104學年度(2015)電子工程系畢業專題比賽,獲得佳作十隊
[41]指導研究所學生參加2014年教育部102學年度大學校院積體電路設計競賽研究所/大學類比電路組與大學部全客戶組獲得優等獎一隊Award of Merit, Full-Custom Circuits Design, National IC Contest, Ministry of Education, Taiwan, 2014
[42]指導專題學生參加2014年教育部102學年度大學校院積體電路設計競賽大學部全客戶設計組獲得特優一隊、優等二隊、佳作三隊與設計完成獎一隊Award of Merit, Full-Custom Circuits Design, National IC Contest, Ministry of Education, Taiwan, 2014
[43]指導專題學生參加2014年奇景盃積體電路佈局競賽獲得最佳指導教授獎Himax IC Layout Award, 2014
[44]指導專題學生參加2014年奇景盃積體電路佈局競賽獲得最佳團隊獎Himax IC Layout Award, 2014
[45]指導專題學生參加103學年度(2014)電子工程系畢業專題比賽,作品名稱:適用於攜帶型裝置低功耗連續漸進式類比-數位轉換器,獲得第一名
[46]指導專題學生參加2014年奇景盃積體電路佈局競賽獲得佳作六隊與競賽完成獎四隊Himax IC Layout Award, 2014
[47]國立高雄應用科技大學102學年度電資學院輔導優良教師。
[48]指導專題學生參加2013年教育部101學年度大學校院積體電路設計競賽大學部全客戶設計組獲得優等一隊與佳作三隊Award of Merit, Full-Custom Circuits Design, National IC Contest, Ministry of Education, Taiwan, 2013
[49]指導研究所學生與專題學生參加2013年教育部101學年度大學校院積體電路設計競賽研究所/大學類比電路組與大學部全客戶組獲得設計完整獎三隊Award of Merit, Full-Custom Circuits Design, National IC Contest, Ministry of Education, Taiwan, 2013
[50]指導專題學生參加2013年奇景盃積體電路佈局競賽獲得佳作三隊與競賽完成獎二隊Himax IC Layout Award, 2013
[51]指導專題學生參加102學年度(2013)電子工程系畢業專題比賽獲得佳作一隊
[52]指導專題學生參加2012年教育部100學年度大學校院積體電路設計競賽大學部全客戶組設計獲得優等一隊與佳作三隊Award of Merit, Full-Custom Circuits Design, National IC Contest, Ministry of Education, Taiwan, 2012
[53]指導研究所學生參加2012年教育部100學年度大學校院積體電路設計競賽研究所/大學類比電路組設計佳作一隊Award of Merit, Analog Circuits Design, National IC Contest, Ministry of Education, Taiwan, 2012
[54]指導專題學生參加2012年奇景盃積體電路佈局競賽獲得佳作二隊與競賽完成獎五隊Himax IC Layout Award, 2012
[55]指導專題學生參加101學年度(2012)電子工程系畢業專題比賽,作品名稱:全擺福加法器,獲得第二名
[56]指導專題學生參加101學年度(2012)電子工程系畢業專題比賽,作品名稱:利用CMOS技術實現之主動電感,獲得第三名
[57]指導專題學生參加102學年度(2013)電子工程系畢業專題比賽獲得佳作二隊
[58]指導專題學生參加2011年亞東盃積體電路佈局競賽獲得第三名與佳作五隊OIT IC Layout Award, 2011
[59]指導專題學生參加100學年度(2011)電子工程系畢業專題比賽,作品名稱:梅花型金字塔演算法之電路設計,獲得第一名
[60]指導專題學生參加100學年度(2011)電子工程系畢業專題比賽,作品名稱:內建之類比信號量測電路,獲得第三名
[61]指導專題學生參加100學年度(2011)電子工程系畢業專題比賽獲得佳作一隊
[62]指導專題學生參加2011年教育部99學年度大學校院積體電路設計競賽大學部全客戶設計組獲得優等二隊、佳作一隊與設計完整獎二隊Award of Merit, Full-Custom Circuits Design, National IC Contest, Ministry of Education, Taiwan, 2011
[63]國立高雄應用科技大學99學年度優良導師
[64]指導專題學生參加2011年奇景盃積體電路佈局競賽獲得佳作二隊Himax IC Layout Award, 2011
[65]指導專題學生參加99學年度(2010)電子工程系畢業專題比賽,作品名稱:新型低電壓線性共模前饋式電路,獲得第一名
[66]指導專題學生參加99學年度(2010)電子工程系畢業專題比賽獲得佳作一隊
[67]Best Paper Award, The 21th VLSI Design/CAD Symposium, VLSI Design/CAD Symposium 2010
[68]指導專題學生參加2010年教育部98學年度大學校院積體電路設計競賽大學部全客戶設計組獲得佳作二隊與設計完整獎二隊Award of Merit, Full-Custom Circuits Design, National IC Contest, Ministry of Education, Taiwan, 2010
[69]指導專題學生參加2010年奇景盃積體電路佈局競賽獲得次優一隊與佳作三隊Himax IC Layout Award, 2010
[70]斐陶斐榮譽學會會員 Member, The Phi Tau Phi Scholastic Honor Society, 2008
[71]旺宏金矽獎優等獎 Macronix Golden Silicon Award, 2006
[72]柯林論文獎(資訊與通訊科技碩士獎)Lam Research Thesis Award, Lam Research Corporation, 2004
專業學術服務工作項目:
A.學會服務:
[1]Membership of IEEE Circuits and System Society (CAS) Tainan Chapter, Taiwan (2019~2020)
[2]Treasurer of IEEE Solid-State Circuits Society (SSCS) Tainan Chapter, Taiwan (2017~2019)
[3]台灣電機電子工程學會(TIEEE)最佳博碩士論文獎審查(2018年, 2015年)
B.研討會議程主持人或規劃委員:
[1]Committee member, VLSI Design/CAD Symposium 2024
[2]Committee member, VLSI Design/CAD Symposium 2023
[3]Committee member, VLSI Design/CAD Symposium 2022
[4]Committee member, VLSI Design/CAD Symposium 2021
[5]General Chair, VLSI Test Technology Workshop (VTTW 2021)
[6]Program Chair, VLSI Test Technology Workshop (VTTW 2020)
[7]Program Committee, Workshop on Consumer Electronics (WCE 2020)
[8]Committee member, VLSI Design/CAD Symposium 2019
[9]Publicity Chair, VLSI Test Technology Workshop (VTTW 2019)
[10]Committee member, VLSI Design/CAD Symposium 2018
[11]Tutorial, VLSI Test Technology Workshop (VTTW 2018)
[12]Moderator, Advanced Design/Measurement Platform Summit, VLSI Design/CAD Symposium 2017
[13]Program committee, IEEE Green Technology and Sustainable Development Conference (GTSD 2016)
[14]Session Chair & Program committee, VLSI Test Technology Workshop (VTTW 2016)
[15]Program committee, Conference on Innovative Electronics Design and Applications (CIEDA 2015)
[16]Program committee, Conference on Innovative Electronics Design and Applications (CIEDA 2014)
[17]Program committee, VLSI Test Technology Workshop (VTTW 2014)
[18]Program committee, VLSI Test Technology Workshop (VTTW 2013)
[19]Registration Chair & Session Chair, VLSI Test Technology Workshop (VTTW 2012)
[20]Session Chair, VLSI Test Technology Workshop (VTTW 2011)
[21]Affair committee member, IPPR Conference on Vision, Graphics, and Image Processing (CVGIP 2010)
[22]Session Chair, International Conference on Innovative Computing, Information and Control (ICICIC 2009)
C.擔任國際期刊與研討會審稿人(2009~迄今):
[1]IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems (TCAD), 2015, 2014
[2]IEEE Transactions on Circuits and Systems I (TCAS-I), 2015, 2014
[3]IEEE Transactions on Circuits and Systems II (TCAS-II), 2019, 2017, 2015, 2014, 2013, 2012, 2011, 2010
[4]IEEE Transactions on Industrial Electronics: 2017
[5]IET Electronics Letters: 2018
[6]Journal of Electronic Testing: Theory and Applications (JETTA), 2020, 2018, 2017, 2014, 2012, 2011
[7]Journal of the Chinese Institute of Engineers, 2018
[8]International Journal of Electrical Engineering, 2020
[9]Journal of Circuits, Systems, and Computers, 2019
[10]Journal of Electrical and Computer Engineering, 2016
[11]International Journal of Electronics, 2015
[12]Proceedings of the National Academy of Sciences, India Section A: Physical Sciences, 2015
[13]Circuits, Systems & Signal Processing, 2014
[14]Electronics and Telecommunications Research Institute Journal (ETRI Journal), 2012, 2011, 2010
[15]International Test Conference in Asia (ITC-Asia 2020, 2018)
[16]VLSI Design/CAD Symposium 2021, 2019, 2018
[17]VLSI Test Technology Workshop (VTTW 2021, 2020, 2019, 2018, 2016, 2014, 2012, 2011, 2010)
[18]Conference on Innovative Electronics Design and Applications (CIEDA 2014)
[19]IEEE International Conference on Computer and Communication Technology (ICCCT 2013)
[20]IEEE Asia Pacific Conference on Circuits and Systems (APCCAS 2016, APCCAS 2012)
[21]IEEE Biomedical Circuits and Systems Conference (BioCAS 2012)
[22]IEEE International Symposium on Circuits and Systems (ISCAS 2011)
[23]IEEE International Symposium on Next-Generation Electronics (ISNE 2010)
[24]IPPR Conference on Vision, Graphics, and Image Processing (CVGIP 2010)
[25]International Conference on High-Speed Circuits Design (HSCD 2010)
D.擔任博士班論文口試委員:
[1]國立高雄應用科技大學電子工程系(2016年度1位、2015年度1位)。
[2]國立成功大學電機工程系口試委員(2017年度2位、2014年度1位)。
E.擔任碩士班論文口試委員:
[1]國立成功大學電機工程系口試委員(2023年1位、2022年2位、2020年1位、2019年2位、2018年2位、2017年5位、2016年2位、2015年2位、2014年6位、2013年7位、2012年6位、2011年4位、2010年3位)。
[2]國立中正大學電機工程系口試委員(2019年3位、2018年1位、2016年1位)。
[3]國立中山大學電機工程系口試委員(2024年2位、2023年1位、2020年3位、2019年3位、2018年2位、2017年5位、2016年1位、2015年3位、2014年3位、2013年3位)。
[4]國立高雄科技大學電子工程系口試委員(2024年2位、2023年2位、2022年2位、2021年2位、2020年1位、2019年2位、2018年3位)。
[5]國立高雄應用科技大學電子工程系口試委員(2017年2位、2016年2位、2015年1位、2014年4位、2013年3位、2012年7位、2011年1位)。
[6]國立嘉義大學電機工程系口試委員(2016年1位)。
[7]國立台北科技大學機電整合所員口試委員(2014年4位)。
[8]南台科技大學電子工程系口試委員(2014年2位)。
[9]正修科技大學資訊工程系口試委員(2021年1位、2020年2位、2019年1位、2018年1位)。
F.輔導學生取得證照:
[1]IC設計能力鑑定合格證書(臺灣半導體研究中心)
(1).2020年度:2人
(2).2019年度:4人
[2]IC設計能力鑑定合格證書(國家晶片系統設計中心)
(1).2018年度:2人
(2).2017年度:3人
(3).2016年度:6人
(4).2015年度:6人
(5).2014年度:7人
(6).2013年度:14人
G.科學工業園區審查案:
[1]2018年度1案
[2]2016年度1案
[3]2013年度2案
[4]2010年度3案
[5]2011年度1案
經歷:
國立高雄科技大學電子工程系教授(2018/02~)
國立高雄應用科技大學電子工程系副教授(2013/02~2018/01)
國立高雄應用科技大學學生事務處課外活動組組長(2013/08~2015/07)
國立高雄應用科技大學電子工程系助理教授(2009/08~2013/01)
國立勤益科技大學電子工程系兼任講師(2005/09~2006/02)
學歷:
國立成功大學電機博士(2008)
國立成功大學電機碩士(2004)
國立成功大學電機學士(2002)
1.積體電路設計
2.電子電路系統應用
A.科技部:
[1]微控制器為基礎之類比電路效能評估與智慧應用之探討,110-2221-E-992 -095 -,主持人,2021/08/01~2022/07/31。
[2]電路佈局策略與規格測試之討論與印刷電路板檢測及整合智慧應用之探討,109-2221-E-992-082,主持人,2020/08/01~2021/07/31。
[3]類比電路可測試性技術開發及其延伸應用之探討,108-2221-E-992-078-,主持人,2019/08/01~2020/07/31。
[4]類比積體電路可測試性設計技術開發與應用,106-2221-E-151-050-MY2,主持人,2017/08/01~2019/07/31。
[5]基於FPGA實現之改良型閾值計算電路,106-2813-C-151-018-E,科技部大專學生研究計畫指導老師,2017/07/01~2018/02/28。
[6]多熱點偵測之溫度感應系統與延伸之可測試性技術(II),MOST-105-2221-E-151-064 -,主持人,2016/08/01~2017/08/31。
[7]利用電路轉換技術實現多重信號回復電路,MOST-105-2221-E-151-066-,共同主持人,2016/08/01~2017/10/31。
[8]高速串列鏈路晶片上訊號品質測試技術之研究,MOST-105-2221-E-151-002-,共同主持人,2016/08/01~2017/09/30。
[9]多熱點偵測之溫度感應系統與延伸之可測試性技術(I),MOST-104-2221-E-151-035 -,主持人,2015/08/01~2016/07/31。
[10]考量積體電路分析方法與測試應用之佈局品質提升技術(I),MOST-103-2221-E-151-058 -,主持人,2014/08/01~2015/08/31。
[11]高準確度符號分析技術之開發,MOST-103-2221-E-151-060-,共同主持人,2014/08/01~2015/10/31。
[12]整合佈局優化與晶片溫度效應之類比積體電路可測試性導向設計研究(II),NSC-102-2221-E-151-055-,主持人,2013/08/01~2014/07/31。
[13]整合佈局優化與晶片溫度效應之類比積體電路可測試性導向設計研究(I),NSC-101-2221-E-151-073-,主持人,2012/08/01~2013/08/31。
[14]應用於全差動電路的符號分析之研究,NSC-101-2221-E-151-074-,共同主持人,2012/08/01~2013/10/31。
[15]高效能之電路符號節點分析法,NSC-100-2221-E-151-065-,共同主持人,2011/08/01~2012/10/31。
[16]應用於心電圖模組中類比與混合信號電路之開發(I),NSC-99-2221-E-151-064-,主持人,2010/08/01~2011/07/31。
[17]類比數位轉換器測試理論與方法之開發,NSC-98-2218-E-151-006-,主持人,2009/10/01~2011/01/31。
B.教學實踐計畫:
[1]暫存器轉移階層設計範例融入數位邏輯課程學習之研究,PSK1134895,主持人,2024/08/01~2025/07/31。
C.產學計畫:
[1]消除中高頻音頻雜訊之濾波功能電路實現-太河專業音響有限公司,主持人,2017/08/01~2018/01/31。
[2]觸控應用之類比-數位轉換電路實現-鈞映股份有限公司,主持人,2011/03/01-2011/03/31。
[3]光二極體掃描架構之濾波功能電路實現計畫-響玖股份有限公司,主持人,2010/11/01-2010/12/31。
[4]產學合作校外實習輔導:
(1).奕力科技(2016/07/01~2016/08/31)。
(2).台灣松下電器(2016/07/01~2016/07/31)。
(3).奇景光電(2011/07~2011/09,2015/07~2015/09,2016/07/01~2016/08/31,2017/07/03~2016/08/31)。
(4).京元電子(2010/07~2012/07,2017/07~2019/06)。
(5).財團法人國家實驗研究院-國家晶片系統設計中心(2018/07~2018/08)。
(6).日月光(2021/07~2022/06)。
(7).聯發科技(2021/07~迄今)。
D.校內專題研究計畫:
[1]一種應用於電流引導式數位類比轉換器之線性度內建自我測試電路,2010/06/11-2010/11/31,KUAS-99-WD-001。
A. 期刊論文(Journal/Transaction):
[1] Hsin-Wen Ting* and Jia-Hao Li, “A performance evaluation method suitable for characterizing wide types of analog filters,” J. Chin. Inst. Eng., vol. 44, pp. 138–148, Mar. 2021. (SCI, EI)
[2] Hsin-Wen Ting* and Chi-Yuan Chen, “A VLSI on-chip analog high-order low-pass filter performance evaluation strategy,” IEEE Trans. Instrum. Meas., vol. 67, pp. 621–633, Mar. 2018. (SCI, EI)
[3] Yen-Long Lee, Yu-Po Cheng, Soon-Jyh Chang, and Hsin-Wen Ting, “A fast and jitter-modulation free jitter tolerance estimation technique for bang-bang CDRs,” IEEE Des. Test., vol. 35, pp. 63–73, Feb. 2018. (SCI, EI)
[4] Hsin-Wen Ting*, Chun-Tse Cheng, and Jyun-Tai Kao, “A design and its practical application to the pseudo two-step successive-approximation register analog-to-digital converter with the active charge transfer technique,” J. Chin. Inst. Eng., vol. 40, pp. 514–524, Sept. 2017. (SCI, EI)
[5] I-Jen Chao, Bin-Da Liu, Soon-Jyh Chang, Chun-Yueh Huang, and Hsin-Wen Ting, “Analyses of splitable amplifier technique and cancellation of memory effect for opamp sharing,” IEEE Trans. Very Large Scale Integr. Syst., vol. 25, pp. 621–634, Feb. 2017. (SCI, EI)
[6] Chun-Po Huang, Hsin-Wen Ting, and Soon-Jyh Chang, “Analysis of non-ideal behaviors based on INL/DNL plots for SAR ADCs,” IEEE Trans. Instrum. Meas., vol. 65, pp. 1804–1817, Aug. 2016. (SCI, EI)
[7] Hsin-Wen Ting*, “A digital testing strategy for characterizing an analog circuit block,” IEEE Trans. Instrum. Meas., vol. 65, pp. 1374–1384, June 2016. (SCI, EI)
[8] An-Sheng Chao, Cheng-Wu Lin, Hsin.-Wen. Ting, and Soon-Jyh Chang, “A capacitance-ratio quantification design for linearity test in differential top-plate sampling sar ADCS,” Int. J. Circuit Theory Appl., vol. 43, pp. 1333–1350, Oct. 2015. (SCI, EI)
[9] Hsin-Wen Ting* and Yu-Cheng Lin, “A simple voltage-to-frequency converter with modulated duty cycle,” J. Chin. Inst. Eng., vol. 38, pp. 109–119, Jan. 2015. (SCI, EI)
[10] An-Sheng Chao, Cheng-Wu Lin, Hsin-Wen Ting, and Soon-Jyh Chang, “A low-cost stimulus design for linearity test in SAR ADCs,” IEICE Trans. Electron., vol. 97-C, pp. 538–545, June 2014. (SCI, EI)
[11]Hsin-Wen Ting* and Chi-Ming Hsu, “An overkill detection and disposal suggestion system for improving semiconductor testing,” Int’l J. of Electrical Engineering, vol. 20, pp. 179–187, Oct. 2013. (EI)
[12] I-Jen Chao, Chung-Lun Hsu, Bin-Da Liu, Soon-Jyh Chang, Chun-Yueh Huang, and Hsin-Wen Ting, “A third-order low-distortion delta-sigma modulator with opamp sharing and relaxed feedback path timing,” IEICE Trans. Electron., vol. 95-C, pp. 1799–1809, Nov. 2012. (SCI, EI)
[13] Hsin-Wen Ting*, “Digital-compatible testing scheme for operational amplifier,” J. Electron. Test.: Theory Appl., vol. 28, pp. 267–277, June 2012. (SCI, EI)
[14] Ren-Li Chen, Hsin-Wen Ting, and Soon-Jyh Chang, “Six-bit 2.7-GS/s 5.4-mW Nyquist complementary metal-oxide semiconductor digital-to-analogue converter for ultra-wideband transceivers,” IET Circ. Device. Syst., vol. 6, pp. 95–102, Apr. 2012. (SCI, EI)
[15] Hsin-Wen Ting*, “Improvement of stop-band attenuation for the sallen-key low-pass filter,” Int’l J. of Electrical Engineering, vol. 18, pp. 255–263, Dec. 2011. (EI)
[16] Jin-Fu Lin and Hsin-Wen Ting*, “Digital design-for-diagnosis method for error identification of Pipelined ADCs,” J. Electron. Test.: Theory Appl., vol. 27, pp. 697–709, Dec. 2011. (SCI, EI)
[17] Jin-Fu Lin, Soon-Jyh Chang, Te-Chieh Kung, Hsin-Wen Ting, and Chih-Hao Huang, “Transition-code based linearity test method for pipelined ADCs with digital error correction,” IEEE Trans. VLSI Syst., vol. 19, pp. 2158–2169, Dec. 2011. (SCI, EI)
[18] Hsin-Wen Ting*, “An output response analyzer circuit for ADC built-in self-test,” J. Electron. Test.: Theory Appl., vol. 27, pp. 455–464, Aug. 2011. (SCI, EI)
[19] Hsieh-Wei Lee, King-Chu Hung, Bin-Da Liu, Sheau-Fang Lei, and Hsin-Wen Ting, ”Realization of high octave decomposition for breast cancer feature extraction on ultrasound images,” IEEE Trans. Circuit Syst. I, vol. 58, pp. 1287–1299, June 2011. (SCI, EI)
[20] Hsin-Wen Ting*, Soon-Jyh Chang, and Su-Ling Huang, “A design of linearity built-in self-test for current-steering DAC,” J. Electron. Test.: Theory Appl., vol. 27, pp. 85–94, Feb. 2011. (SCI, EI)
[21] Hsin-Wen Ting*, Bin-Da Liu, and Soon-Jyh Chang, “Histogram based testing method for estimating A/D converter performance,” IEEE Trans. Instrum. Meas., vol. 57, pp. 420–427, Feb. 2008. (SCI, EI)
[22] Hsin-Wen Ting *, Cheng-Wu Lin, Bin-Da Liu, and Soon-Jyh Chang, “Oscillator-based reconfigurable sinusoidal signal generator for ADC BIST,” J. Electron. Test.: Theory Appl., vol. 23, pp.549–558, Dec. 2007. (SCI, EI)
B. 研討會論文(Conference):
[1]吳孟儒、丁信文 (2020年11月)。一種低成本醫療諮詢候診叫號系統。2020 Conference on Photonics and Communications 2020光電與通訊工程應用研討會。
[2]鄧曼翎、丁信文 (2020年6月)。一種32位元中央處理器之設計與探討。2020 18th Conference on Microelectronics Technology and Applications 第十八屆微電子技術發展與應用研討會 (193–196)。
[3]Hsin-Wen Ting and Chi-Yuan Chen, “Analysis and Discussion of an Analog High-Order Low-Pass Filter Performance Evaluation,” in Proc. 30th VLSI Design/CAD Workshop, Aug. 2019.
[4]李家豪、丁信文 (2019年5月)。全差動運算放大器之電路應用。2019 17th Conference on Microelectronics Technology and Applications 第十七屆微電子技術發展與應用研討會 (61–63)。
[5]黃騰毅、丁信文 (2019年5月)。五級32位元管線式中央處理器之設計。2019 17th Conference on Microelectronics Technology and Applications 第十七屆微電子技術發展與應用研討會 (57–58)。
[6]Hsin-Wen Ting and Zi-Tao Wu, “Discussion of a performance estimation strategy for analog filter,” in Proc. 29th VLSI Design/CAD Workshop, Aug. 2018.
[7]Hsin-Wen Ting, “Discussions of an analog low-pass filter evaluation strategy,” in Proc. VLSI Test Technology Workshop, July 2018.
[8]Hsin-Wen Ting, Zi-Tao Wu, Jian-Zhou Yan, and Hsin-Ying Wu, “A segmented resistor-string DAC based stimulus generator for ADC linearity testing,” in Proc. IEEE Int Symp. Next-Generation Electron., May 2018, pp. 1–4.
[9]Chi-Hsien Wu, Jau-Ji Jou, Hsin-Wen Ting, Shao-I Chu, and Bing-Hong Liu “Multi-channel multi-gigabit PRBS generator with a built-in clock in 0.18-μm CMOS technology,” in IEEE Int. SoC Design Conf., Nov. 2017.
[10]Hsin-Wen Ting, Jian-Zhou Yan, Hsin-Ying Wu, Zi-Tao Wu, “A resistor-string digital-to-analog converter based waveform generator,” in Proc. VLSI Test Technology Workshop, July 2017.
[11]Hsin-Ying Wu and Hsin-Wen Ting, “Investigation of 4th-order Butterworth low pass filter circuit to filter heartbeat noises,” in Conf. on Innovation and Technology in Electronics, signal and Communication, May 2017.
[12]Wei-Chih Hsieh and Hsin-Wen Ting, “An example of the design and simulation of the MIPS CPU,” in Conf. on Innovation and Technology in Electronics, signal and Communication, May 2017.
[13]Ngoc-Tu Nguyen, Bing-Hong Liu and Hsin-Wen Ting, “Power grids vulnerability assessment under cascading failures,” in Int. Congress on Eng. and Inform., May 2017.
[14]Hsin-Wen Ting, Chi-Yuan Chen, and Hsiu-An Liu, “A Layout Strategy for Reducing the Random Error of Analog Circuit Blocks,” in IEEE Conf. Green Technology and Sustainable Development, Nov. 2016, pp. 24–27.
[15]Hsin-Wen Ting, “An area allocation strategy based on correlation between components and performance of analog circuit blocks,” in Proc. VLSI Test Technology Workshop, July 2016.
[16]Hsiu-An Liu and Hsin-Wen Ting, “A fast transient low dropout voltage linear regulator design under any ESR of load capacitor,” in Conference on Microelectronics Technology & Applications, May 2016, pp. 95–96.
[17]Chi-Yuan Chen and Hsin-Wen Ting, “Low pass filter design for biomedical applications,” in Conference on Microelectronics Technology & Applications, May 2016, pp.91–93.
[18]Hsin-Wen Ting and I-Ying Wu, “Analysis and design of an 8-bit 100MS/s pipelined analog-to-digital converter,” in Conference on Microelectronics Technology & Applications, May 2015, pp. 97–98.
[19]Kang-Hui Peng, Jau-Ji Jou, Tien-Tsorng Shih, Jian-Chiun Liou, and Hsin-Wen Ting, “Design of 10-Gb/s 4-level pulse amplitude modulation vertical cavity surface emitting laser diode driver in 0.18-μm CMOS Technology,” in National Symposium on Telecommunications, Nov. 2015.
[20]Hsin-Wen Ting and Wei-Chang Tai, “Design and analysis of low dropout regulator,” in Proceedings of Electronic Technology Symposium, May 2014, pp. 261–264.
[21]Hsin-Wen Ting and Jing-Wein Wang, Yu-Chieh Cho, “A simple CPU with the Capability to Compute Trigonometric Function,” in Proceedings of Electronic Technology Symposium, May 2014, pp. 265–268.
[22]Hsin-Wen Ting and Hsiang-Hao Lee, “Design of a switched-capacitor band-pass filter for low frequency application,” in Proceedings of Conference on Microelectronics Technology and Applications, May 2014, pp. 83–84.
[23]Hsin-Wen Ting and Hung-Yeh Yang, “Realization and discussion of carbon monoxide, temperature, and humidity sensor siren,” in Proceedings of Conference on innovation and technology in Electronics, signal and communication, May 2014, pp. 92.
[24]Hsin-Wen Ting, “A simple testing structure for analog circuits,” in Proc. Inform. Security Intell. Contr., Aug. 2012, pp. 27–30.
[25]Hsin-Wen Tingand Chi-Ming Hsu, “An overkill detection system for improving the testing quality of semiconductor,” in Proc. Inform. Security Intell. Contr., Aug. 2012, pp.31–34.
[26]Hsin-Wen Ting and Cing-Wen Yang, “An infrastructure for analog circuits testing,” in Proc. IEEE Int. Mixed-Signals, Sensors, and Syst. Test Workshop, May 2012, pp. 108–112. (EI)
[27]An-Sheng Chao, Soon-Jyh Chang, and Hsin-Wen Ting, “A SAR ADC BIST for simplified linearity test,” in Proc. IEEE Int SOC Conf., Sep. 2011, pp. 146–149. (EI)
[28]I-Jen Chao, Wei-Chih Chen, Chia-Ming Kuo, Bin-Da Liu, Hsin-Wen Ting, Soon-Jyh Chang, and Chun-Yueh Huang, “A low-distortion relaxed-DEM-timing delta-sigma modulator without extra adder in the quantizer input,” in Proc. 22th VLSI Design/CAD Workshop, Aug. 2011, pp. 480–483.
[29]Hsin-Wen Ting and Hung-Yu Wang, “Improvement of stop-band attenuation for the Sallen-Key low-lass filter,” in Proc. IEEE Int Symp. Next-Generation Electron., Nov. 2010, pp 158–161. (EI)
[30]Ren-Li Chen, Soon-Jyh Chang, and Hsin-Wen Ting, “A low-cost low-power current-steering DAC for UWB transceivers,” in Proc. 21th VLSI Design/CAD Workshop, Aug. 2010, pp. 355–358.
[31]Hsin-Wen Ting, I-Jen Chao, Yu-Chang Lien, Soon-Jyh Chang, and Bin-Da Liu, “A low-cost output response analyzer circuit for ADC BIST,” in Proc. IEEE Testing and Diagnosis. Conf., Apr. 2009, pp. 1–4. (EI)
[32]Hsin-Wen Ting, Bin-Da Liu, and Soon-Jyh Chang, “Histogram based testing strategy for ADC,” in Proc. IEEE Asian Test Symp., Nov. 2006, pp. 51–54. (EI)
[33]Ruei-Jhe Tsai, Hsin-Wen Ting, Chi-Sheng Lin, and Bin-Da Liu, “A CAM/WTA-based high speed and low power longest prefix matching circuit design,” in Proc. IEEE Asia-Pacific Conf. Circuits and Syst., Dec. 2006, pp. 427–430. (EI)
[34]Ruei-Jhe Tsai, Hsin-Wen Ting, Chi-Sheng Lin, and Bin-Da Liu, “A CAM/WTA-based high speed and low power longest prefix matching circuit design,” in Proc. 17th VLSI Design/CAD Workshop, Aug. 2006, pp. 274–277v
[35]Hsin-Wen Ting, Cheng-Wu Lin, Bin-Da Liu, and Soon-Jyh Chang, “Reconstructive oscillator based sinusoidal signal generator for ADC BIST,” in Proc. IEEE Asian Solid-State Circuits. Conf., Nov. 2005, pp. 65–68. (EI)
[36]Hsin-Wen Ting, Bin-Da Liu, and Soon-Jyh Chang, “A reconfigurable sinusoidal signal generator for analog-to-digital converter built-in self-test,” in Proc. 16th VLSI Design/CAD Workshop, Aug. 2005.
[37]Hsin-Wen Ting, Bin-Da Liu, and Soon-Jyh Chang, “A time domain built-in self-test methodology for SNDR and ENOB tests of analog-to-digital converters,” in Proc. IEEE Asian Test Symp., Nov. 2004, pp. 52–57. (EI)
[38]Hsin-Wen Ting, Bin-Da Liu, and Soon-Jyh Chang, “An on-chip concurrent high frequency analog and digital sinusoidal signal generator,” in Proc. IEEE Asia-Pacific Conf. Circuits and Syst., Dec. 2004, pp. 173–176. (EI)
數位邏輯
電子學
VLSI設計實務
微算機原理
實務專題
[1]指導專題學生參加教育部112學年度(2024)大學校院積體電路設計競賽大學標準元件組佳作一隊Award of Merit, Cell-Based Digital Circuit Design, National IC Contest, Taiwan, 2023
[2]指導專題學生參加112學年度(2023)電子工程系畢業生實務競賽,獲得電子通訊組第二名(作品名稱:8位元每秒取樣一億次之管線是類比數位轉換器)、綜合組第三名(作品名稱:用FPGA做3乘3乘3魔術方塊遊戲)、電子通訊組佳作二隊。
[3]指導專題學生參加教育部111學年度(2023)大學校院積體電路設計競賽大學標準元件組設計完成證明完成獎一隊Proof of compliance, Cell-Based Digital Circuit Design, National IC Contest, Taiwan, 2023
[4]指導專題學生參加2022年教育部110學年度大學校院積體電路設計競賽大學部全客戶設計組獲得佳作一隊Award of Merit, Full-Custom Circuits Design, National IC Contest, Taiwan, 2022
[5]國立高雄科技大學111年度獎勵特殊優秀研究人才傑出獎。
[6]2022年奇景盃積體電路佈局競賽獲得競賽完成獎一隊。
[7]指導專題學生參加111學年度(2022)電子工程系畢業生實務競賽,獲得電子組第三名(作品名稱:對於影像顯示控制的一種探討)一隊。
[8]國立高雄科技大學110年度獎勵特殊優秀研究人才優良獎。
[9]指導專題學生參加110學年度(2021)電子工程系畢業生實務競賽,獲得電子組第一名(作品名稱:具有共模回授之全差動雙級運算放大器設計)、電子組第三名(作品名稱:智慧數位電子密碼鎖)、電子組佳作二隊。
[10]指導專題學生參加2021年教育部109學年度大學校院積體電路設計競賽大學部全客戶設計組獲得設計完成獎一隊與設計完成證明一隊與Award of Merit, Full-Custom Circuits Design, National IC Contest, Taiwan, 2021
[11]指導專題學生參加2021年奇景盃積體電路佈局競賽獲得入圍決賽證明Himax IC Layout Award, 2021
[12]國立高雄科技大學109年度獎勵特殊優秀研究人才傑出獎。
[13]指導專題學生參加109學年度(2020)電子工程系畢業生實務競賽,獲得綜合組第一名(作品名稱:時脈門控與功率之探討,與謝慶發老師共同指導)、電子組佳作三隊。
[14]指導專題學生參加2020年教育部108學年度大學校院積體電路設計競賽大學標準元件數位電路設計組獲得完成證明Proof of compliance, Standard Cell Digital Circuits Design, National IC Contest, Taiwan, 2020
[15]指導專題學生參加2020年台積電前瞻佈局大賽獲得佳作一隊與決賽完賽證明一隊IC Layout Contest, 2020
[16]指導專題學生參加108學年度(2019)電子工程系畢業專題比賽,獲得綜合組第一名(作品名稱:5空汙監控智慧系統)、電子組第三名(作品名稱:應用於Audio Frequency之8Bits C2C-DAC)、佳作四隊。
[17]國立高雄科技大學108年度獎勵特殊優秀研究人才優良研究獎。
[18]國立高雄科技大學107年度獎勵特殊優秀研究人才優良研究獎。
[19]指導專題學生參加2019年教育部107學年度大學校院積體電路設計競賽大學部全客戶設計組獲得設計完成獎Award of Merit, Full-Custom Circuits Design, National IC Contest, Taiwan, 2019
[20]指導專題學生參加2019年奇景盃積體電路佈局競賽獲得佳作二隊Himax IC Layout Award, 2019
[21]國立高雄科技大學電資學院(建工校區)高教深耕特色計畫評比優等(2018)。
[22]指導專題學生參加107學年度(2018)電子工程系畢業專題比賽,作品名稱:A rail to rail input/output OP amplifier,獲得第三名。
[23]指導專題學生參加107學年度(2018)電子工程系畢業專題比賽,獲得佳作三隊。
[24]指導專題學生參加2018年教育部106學年度大學校院積體電路設計競賽大學部全客戶設計組獲得優等一隊與佳作一隊Award of Merit, Full-Custom Circuits Design, National IC Contest, Ministry of Education, Taiwan, 2018
[25]指導專題學生參加2018年奇景盃積體電路佈局競賽獲得佳作五隊Himax IC Layout Award, 2018
[26]Best Paper Award, IEEE International Symposium on Next-Generation Electronics (ISNE 2018)
[27]國立高雄科技大學106學年度電子工程系教學優良教師。
[28]指導專題學生參加2017年教育部105學年度大學校院積體電路設計競賽大學部全客戶設計組獲得優等二隊與佳作三隊Award of Merit, Full-Custom Circuits Design, National IC Contest, Ministry of Education, Taiwan, 2017
[29]指導專題學生參加2017年奇景盃積體電路佈局競賽獲得最佳團隊獎Himax IC Layout Award, 2017
[30]指導專題學生參加2017年奇景盃積體電路佈局競賽獲得佳作四隊Himax IC Layout Award, 2017
[31]指導專題學生參加106學年度(2017)電子工程系畢業專題比賽,作品名稱:智慧型冰箱之人工智慧暨IOT對冰箱電能消耗之控管之影響,獲得第三名。
[32]指導專題學生參加106學年度(2017)電子工程系畢業專題比賽,獲得佳作二隊。
[33]Innovative Concept Award, International Conference on Green Technology and Sustainable Development (GTSD 2016)
[34]指導專題學生參加2016年教育部104學年度大學校院積體電路設計競賽大學部全客戶設計組獲得特優一隊、優等一隊與設計完成獎四隊Award of Merit, Full-Custom Circuits Design, National IC Contest, Ministry of Education, Taiwan, 2016
[35]指導專題學生參加2016年奇景盃積體電路佈局競賽獲得優等一隊、佳作一隊與競賽完成獎四隊Himax IC Layout Award, 2016
[36]指導專題學生參加105學年度(2016)電子工程系畢業專題比賽獲得佳作九隊
[37]指導專題學生參加2015年教育部103學年度大學校院積體電路設計競賽大學部全客戶設計組獲得佳作二隊與設計完成獎三隊Award of Merit, Full-Custom Circuits Design, National IC Contest, Ministry of Education, Taiwan, 2015
[38]指導專題學生參加2015年奇景盃積體電路佈局競賽獲得佳作三隊與競賽完成獎九隊Himax IC Layout Award, 2015
[39]指導專題學生參加104學年度(2015)電子工程系畢業專題比賽,作品名稱:改善晶片系統中低壓差線性穩壓器的Q工作點,獲得第二名
[40]指導專題學生參加104學年度(2015)電子工程系畢業專題比賽,獲得佳作十隊
[41]指導研究所學生參加2014年教育部102學年度大學校院積體電路設計競賽研究所/大學類比電路組與大學部全客戶組獲得優等獎一隊Award of Merit, Full-Custom Circuits Design, National IC Contest, Ministry of Education, Taiwan, 2014
[42]指導專題學生參加2014年教育部102學年度大學校院積體電路設計競賽大學部全客戶設計組獲得特優一隊、優等二隊、佳作三隊與設計完成獎一隊Award of Merit, Full-Custom Circuits Design, National IC Contest, Ministry of Education, Taiwan, 2014
[43]指導專題學生參加2014年奇景盃積體電路佈局競賽獲得最佳指導教授獎Himax IC Layout Award, 2014
[44]指導專題學生參加2014年奇景盃積體電路佈局競賽獲得最佳團隊獎Himax IC Layout Award, 2014
[45]指導專題學生參加103學年度(2014)電子工程系畢業專題比賽,作品名稱:適用於攜帶型裝置低功耗連續漸進式類比-數位轉換器,獲得第一名
[46]指導專題學生參加2014年奇景盃積體電路佈局競賽獲得佳作六隊與競賽完成獎四隊Himax IC Layout Award, 2014
[47]國立高雄應用科技大學102學年度電資學院輔導優良教師。
[48]指導專題學生參加2013年教育部101學年度大學校院積體電路設計競賽大學部全客戶設計組獲得優等一隊與佳作三隊Award of Merit, Full-Custom Circuits Design, National IC Contest, Ministry of Education, Taiwan, 2013
[49]指導研究所學生與專題學生參加2013年教育部101學年度大學校院積體電路設計競賽研究所/大學類比電路組與大學部全客戶組獲得設計完整獎三隊Award of Merit, Full-Custom Circuits Design, National IC Contest, Ministry of Education, Taiwan, 2013
[50]指導專題學生參加2013年奇景盃積體電路佈局競賽獲得佳作三隊與競賽完成獎二隊Himax IC Layout Award, 2013
[51]指導專題學生參加102學年度(2013)電子工程系畢業專題比賽獲得佳作一隊
[52]指導專題學生參加2012年教育部100學年度大學校院積體電路設計競賽大學部全客戶組設計獲得優等一隊與佳作三隊Award of Merit, Full-Custom Circuits Design, National IC Contest, Ministry of Education, Taiwan, 2012
[53]指導研究所學生參加2012年教育部100學年度大學校院積體電路設計競賽研究所/大學類比電路組設計佳作一隊Award of Merit, Analog Circuits Design, National IC Contest, Ministry of Education, Taiwan, 2012
[54]指導專題學生參加2012年奇景盃積體電路佈局競賽獲得佳作二隊與競賽完成獎五隊Himax IC Layout Award, 2012
[55]指導專題學生參加101學年度(2012)電子工程系畢業專題比賽,作品名稱:全擺福加法器,獲得第二名
[56]指導專題學生參加101學年度(2012)電子工程系畢業專題比賽,作品名稱:利用CMOS技術實現之主動電感,獲得第三名
[57]指導專題學生參加102學年度(2013)電子工程系畢業專題比賽獲得佳作二隊
[58]指導專題學生參加2011年亞東盃積體電路佈局競賽獲得第三名與佳作五隊OIT IC Layout Award, 2011
[59]指導專題學生參加100學年度(2011)電子工程系畢業專題比賽,作品名稱:梅花型金字塔演算法之電路設計,獲得第一名
[60]指導專題學生參加100學年度(2011)電子工程系畢業專題比賽,作品名稱:內建之類比信號量測電路,獲得第三名
[61]指導專題學生參加100學年度(2011)電子工程系畢業專題比賽獲得佳作一隊
[62]指導專題學生參加2011年教育部99學年度大學校院積體電路設計競賽大學部全客戶設計組獲得優等二隊、佳作一隊與設計完整獎二隊Award of Merit, Full-Custom Circuits Design, National IC Contest, Ministry of Education, Taiwan, 2011
[63]國立高雄應用科技大學99學年度優良導師
[64]指導專題學生參加2011年奇景盃積體電路佈局競賽獲得佳作二隊Himax IC Layout Award, 2011
[65]指導專題學生參加99學年度(2010)電子工程系畢業專題比賽,作品名稱:新型低電壓線性共模前饋式電路,獲得第一名
[66]指導專題學生參加99學年度(2010)電子工程系畢業專題比賽獲得佳作一隊
[67]Best Paper Award, The 21th VLSI Design/CAD Symposium, VLSI Design/CAD Symposium 2010
[68]指導專題學生參加2010年教育部98學年度大學校院積體電路設計競賽大學部全客戶設計組獲得佳作二隊與設計完整獎二隊Award of Merit, Full-Custom Circuits Design, National IC Contest, Ministry of Education, Taiwan, 2010
[69]指導專題學生參加2010年奇景盃積體電路佈局競賽獲得次優一隊與佳作三隊Himax IC Layout Award, 2010
[70]斐陶斐榮譽學會會員 Member, The Phi Tau Phi Scholastic Honor Society, 2008
[71]旺宏金矽獎優等獎 Macronix Golden Silicon Award, 2006
[72]柯林論文獎(資訊與通訊科技碩士獎)Lam Research Thesis Award, Lam Research Corporation, 2004
專利資料:
[1]劉濱達,丁信文,張順志:「以直方圖為基礎之類比數位轉換器測試方法」中華民國發明專利第I311866號(專利權期間:2009年7月1日至2026年3月19日) ”Testing Method for Analog-to-Digital Converter,” ROC Patent, Patent Number: I311866, (Period: July.1, 2009 – Mar 19, 2026.)
專業學術服務工作項目:
A.學會服務:
[1]Membership of IEEE Circuits and System Society (CAS) Tainan Chapter, Taiwan (2019~2020)
[2]Treasurer of IEEE Solid-State Circuits Society (SSCS) Tainan Chapter, Taiwan (2017~2019)
[3]台灣電機電子工程學會(TIEEE)最佳博碩士論文獎審查(2018年, 2015年)
B.研討會議程主持人或規劃委員:
[1]Committee member, VLSI Design/CAD Symposium 2024
[2]Committee member, VLSI Design/CAD Symposium 2023
[3]Committee member, VLSI Design/CAD Symposium 2022
[4]Committee member, VLSI Design/CAD Symposium 2021
[5]General Chair, VLSI Test Technology Workshop (VTTW 2021)
[6]Program Chair, VLSI Test Technology Workshop (VTTW 2020)
[7]Program Committee, Workshop on Consumer Electronics (WCE 2020)
[8]Committee member, VLSI Design/CAD Symposium 2019
[9]Publicity Chair, VLSI Test Technology Workshop (VTTW 2019)
[10]Committee member, VLSI Design/CAD Symposium 2018
[11]Tutorial, VLSI Test Technology Workshop (VTTW 2018)
[12]Moderator, Advanced Design/Measurement Platform Summit, VLSI Design/CAD Symposium 2017
[13]Program committee, IEEE Green Technology and Sustainable Development Conference (GTSD 2016)
[14]Session Chair & Program committee, VLSI Test Technology Workshop (VTTW 2016)
[15]Program committee, Conference on Innovative Electronics Design and Applications (CIEDA 2015)
[16]Program committee, Conference on Innovative Electronics Design and Applications (CIEDA 2014)
[17]Program committee, VLSI Test Technology Workshop (VTTW 2014)
[18]Program committee, VLSI Test Technology Workshop (VTTW 2013)
[19]Registration Chair & Session Chair, VLSI Test Technology Workshop (VTTW 2012)
[20]Session Chair, VLSI Test Technology Workshop (VTTW 2011)
[21]Affair committee member, IPPR Conference on Vision, Graphics, and Image Processing (CVGIP 2010)
[22]Session Chair, International Conference on Innovative Computing, Information and Control (ICICIC 2009)
C.擔任國際期刊與研討會審稿人(2009~迄今):
[1]IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems (TCAD), 2015, 2014
[2]IEEE Transactions on Circuits and Systems I (TCAS-I), 2015, 2014
[3]IEEE Transactions on Circuits and Systems II (TCAS-II), 2019, 2017, 2015, 2014, 2013, 2012, 2011, 2010
[4]IEEE Transactions on Industrial Electronics: 2017
[5]IET Electronics Letters: 2018
[6]Journal of Electronic Testing: Theory and Applications (JETTA), 2020, 2018, 2017, 2014, 2012, 2011
[7]Journal of the Chinese Institute of Engineers, 2018
[8]International Journal of Electrical Engineering, 2020
[9]Journal of Circuits, Systems, and Computers, 2019
[10]Journal of Electrical and Computer Engineering, 2016
[11]International Journal of Electronics, 2015
[12]Proceedings of the National Academy of Sciences, India Section A: Physical Sciences, 2015
[13]Circuits, Systems & Signal Processing, 2014
[14]Electronics and Telecommunications Research Institute Journal (ETRI Journal), 2012, 2011, 2010
[15]International Test Conference in Asia (ITC-Asia 2020, 2018)
[16]VLSI Design/CAD Symposium 2021, 2019, 2018
[17]VLSI Test Technology Workshop (VTTW 2021, 2020, 2019, 2018, 2016, 2014, 2012, 2011, 2010)
[18]Conference on Innovative Electronics Design and Applications (CIEDA 2014)
[19]IEEE International Conference on Computer and Communication Technology (ICCCT 2013)
[20]IEEE Asia Pacific Conference on Circuits and Systems (APCCAS 2016, APCCAS 2012)
[21]IEEE Biomedical Circuits and Systems Conference (BioCAS 2012)
[22]IEEE International Symposium on Circuits and Systems (ISCAS 2011)
[23]IEEE International Symposium on Next-Generation Electronics (ISNE 2010)
[24]IPPR Conference on Vision, Graphics, and Image Processing (CVGIP 2010)
[25]International Conference on High-Speed Circuits Design (HSCD 2010)
D.擔任博士班論文口試委員:
[1]國立高雄應用科技大學電子工程系(2016年度1位、2015年度1位)。
[2]國立成功大學電機工程系口試委員(2017年度2位、2014年度1位)。
E.擔任碩士班論文口試委員:
[1]國立成功大學電機工程系口試委員(2023年1位、2022年2位、2020年1位、2019年2位、2018年2位、2017年5位、2016年2位、2015年2位、2014年6位、2013年7位、2012年6位、2011年4位、2010年3位)。
[2]國立中正大學電機工程系口試委員(2019年3位、2018年1位、2016年1位)。
[3]國立中山大學電機工程系口試委員(2024年2位、2023年1位、2020年3位、2019年3位、2018年2位、2017年5位、2016年1位、2015年3位、2014年3位、2013年3位)。
[4]國立高雄科技大學電子工程系口試委員(2024年2位、2023年2位、2022年2位、2021年2位、2020年1位、2019年2位、2018年3位)。
[5]國立高雄應用科技大學電子工程系口試委員(2017年2位、2016年2位、2015年1位、2014年4位、2013年3位、2012年7位、2011年1位)。
[6]國立嘉義大學電機工程系口試委員(2016年1位)。
[7]國立台北科技大學機電整合所員口試委員(2014年4位)。
[8]南台科技大學電子工程系口試委員(2014年2位)。
[9]正修科技大學資訊工程系口試委員(2021年1位、2020年2位、2019年1位、2018年1位)。
F.輔導學生取得證照:
[1]IC設計能力鑑定合格證書(臺灣半導體研究中心)
(1).2020年度:2人
(2).2019年度:4人
[2]IC設計能力鑑定合格證書(國家晶片系統設計中心)
(1).2018年度:2人
(2).2017年度:3人
(3).2016年度:6人
(4).2015年度:6人
(5).2014年度:7人
(6).2013年度:14人
G.科學工業園區審查案:
[1]2018年度1案
[2]2016年度1案
[3]2013年度2案
[4]2010年度3案
[5]2011年度1案